http://repositorio.usfq.edu.ec/handle/23000/13867
Campo DC | Valor | Lengua/Idioma |
---|---|---|
dc.contributor.advisor | Taco, Ramiro, dir. | - |
dc.contributor.advisor | Guitarra, Silvana, dir. | - |
dc.contributor.advisor | Procel, Luis Miguel, dir. | - |
dc.contributor.author | Espinoza Terán, Ulices Andrés | - |
dc.date.accessioned | 2024-11-19T18:19:03Z | - |
dc.date.available | 2024-11-19T18:19:03Z | - |
dc.date.issued | 2024-05-20 | - |
dc.identifier.citation | Tesis (Ingeniero Electrónico), Universidad San Francisco de Quito, Colegio de Ciencias e Ingenierías; Quito, Ecuador, 2024 | es_ES |
dc.identifier.uri | http://repositorio.usfq.edu.ec/handle/23000/13867 | - |
dc.description | This project focuses on the design of an HfO2-based ReRAM memory, using Verilog-A to model the properties of the device, with particular emphasis on its ability to store data and perform logic operations. In addition, we explore how incorporating analog functions into the design parameters can increase the efficiency of a ReRAM memory in a compact model, providing new possibilities for performance improvement. A static compact model is analyzed and optimized, highlighting its contribution to the study of digital logic circuits based on ReRAM memories... | es_ES |
dc.description.abstract | Este proyecto se centra en el diseño de una memoria ReRAM basada en HfO2, utilizando Verilog-A para modelar las propiedades del dispositivo, con un enfoque particular en su capacidad para almacenar datos y realizar operaciones lógicas. Además, se explora cómo la incorporación de funciones analógicas en los parámetros de diseño puede potenciar la eficiencia de una memoria ReRAM en un modelo compacto, aportando nuevas posibilidades para la mejora del rendimiento. Se analiza y optimiza un modelo compacto estático, destacando su contribución al estudio de circuitos lógicos digitales basados en memorias ReRAM... | es_ES |
dc.format.extent | 36 h. | es_ES |
dc.language.iso | spa | es_ES |
dc.publisher | Quito | es_ES |
dc.rights | openAccess | es_ES |
dc.rights | Atribución-NoComercial-SinDerivadas 3.0 Ecuador | * |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/3.0/ec/ | * |
dc.subject | Microelectrónica. | es_ES |
dc.subject.other | Tecnología | es_ES |
dc.subject.other | Ingeniería electrónica | es_ES |
dc.title | Diseño de Memoria RERAM con Verilog-A para aplicación en circuitos ULG y Full Adder | es_ES |
dc.type | bachelorThesis | es_ES |
Aparece en las colecciones: | Tesis - Ingeniería en Electrónica y Automatización |
Fichero | Descripción | Tamaño | Formato | |
---|---|---|---|---|
213956.pdf | Texto completo | 1 MB | Adobe PDF | Visualizar/Abrir |
Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons