Por favor, use este identificador para citar o enlazar este ítem: http://repositorio.usfq.edu.ec/handle/23000/13867
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.advisorTaco, Ramiro, dir.-
dc.contributor.advisorGuitarra, Silvana, dir.-
dc.contributor.advisorProcel, Luis Miguel, dir.-
dc.contributor.authorEspinoza Terán, Ulices Andrés-
dc.date.accessioned2024-11-19T18:19:03Z-
dc.date.available2024-11-19T18:19:03Z-
dc.date.issued2024-05-20-
dc.identifier.citationTesis (Ingeniero Electrónico), Universidad San Francisco de Quito, Colegio de Ciencias e Ingenierías; Quito, Ecuador, 2024es_ES
dc.identifier.urihttp://repositorio.usfq.edu.ec/handle/23000/13867-
dc.descriptionThis project focuses on the design of an HfO2-based ReRAM memory, using Verilog-A to model the properties of the device, with particular emphasis on its ability to store data and perform logic operations. In addition, we explore how incorporating analog functions into the design parameters can increase the efficiency of a ReRAM memory in a compact model, providing new possibilities for performance improvement. A static compact model is analyzed and optimized, highlighting its contribution to the study of digital logic circuits based on ReRAM memories...es_ES
dc.description.abstractEste proyecto se centra en el diseño de una memoria ReRAM basada en HfO2, utilizando Verilog-A para modelar las propiedades del dispositivo, con un enfoque particular en su capacidad para almacenar datos y realizar operaciones lógicas. Además, se explora cómo la incorporación de funciones analógicas en los parámetros de diseño puede potenciar la eficiencia de una memoria ReRAM en un modelo compacto, aportando nuevas posibilidades para la mejora del rendimiento. Se analiza y optimiza un modelo compacto estático, destacando su contribución al estudio de circuitos lógicos digitales basados en memorias ReRAM...es_ES
dc.format.extent36 h.es_ES
dc.language.isospaes_ES
dc.publisherQuitoes_ES
dc.rightsopenAccesses_ES
dc.rightsAtribución-NoComercial-SinDerivadas 3.0 Ecuador*
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/3.0/ec/*
dc.subjectMicroelectrónica.es_ES
dc.subject.otherTecnologíaes_ES
dc.subject.otherIngeniería electrónicaes_ES
dc.titleDiseño de Memoria RERAM con Verilog-A para aplicación en circuitos ULG y Full Adderes_ES
dc.typebachelorThesises_ES
Aparece en las colecciones: Tesis - Ingeniería en Electrónica y Automatización

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
213956.pdfTexto completo1 MBAdobe PDFVista previa
Visualizar/Abrir


Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons