http://repositorio.usfq.edu.ec/handle/23000/11501
Campo DC | Valor | Lengua/Idioma |
---|---|---|
dc.contributor.advisor | Taco Lasso, Edison Ramiro, director | - |
dc.contributor.advisor | Prócel Moya, Luis Miguel, director | - |
dc.contributor.author | Mosquera Montero, Cristhopher Rafael | - |
dc.date.accessioned | 2022-07-19T20:03:10Z | - |
dc.date.available | 2022-07-19T20:03:10Z | - |
dc.date.issued | 2021 | - |
dc.identifier.citation | Tesis (Ingeniero Electrónico), Universidad San Francisco de Quito, Colegio de Ciencias e Ingenierías ; Quito, Ecuador, 2021 | es_ES |
dc.identifier.uri | http://repositorio.usfq.edu.ec/handle/23000/11501 | - |
dc.description | In this work, three 32-bit Carry Look Ahead adders are designed in the 65 nm technology node with the TSMC library. A CMOS adder, a Dual Mode Logic and a combination between Dual Mode Logic and Dual Mode Pass Logic (DMPL) are realized. The last two are families that support two modes of operation. A dynamic operation mode, which is driven by a clock signal, achieves a shorter delay time than CMOS and another static mode, which has lower power consumption than CMOS... | es_ES |
dc.description.abstract | En el presente trabajo se diseñan tres sumadores Carry Look Ahead de 32 bit en el nodo tecnológico de 65 𝑛𝑚 con la librería de TSMC. Se realizan un sumador CMOS, un Dual Mode Logic y una combinación entre Dual Mode Logic y Dual Mode Pass Logic (DMPL). Las dos últimas son familias que admiten dos modos de operación. Un modo de operación dinámico, que dirigido por una señal de reloj logra un menor tiempo de retardo que CMOS y otro modo estático, que tiene menor consumo energético que CMOS... | es_ES |
dc.format.extent | 28 h. | es_ES |
dc.language.iso | spa | es_ES |
dc.publisher | Quito | es_ES |
dc.rights | openAccess | es_ES |
dc.rights | CC0 1.0 Universal | * |
dc.rights.uri | http://creativecommons.org/publicdomain/zero/1.0/ | * |
dc.subject | Electrónica - Investigaciones - Tesis y disertaciones académicas | es_ES |
dc.subject | Electrónica digital | es_ES |
dc.subject.other | Tecnología | es_ES |
dc.subject.other | Electrónica | es_ES |
dc.subject.other | Sumador | es_ES |
dc.subject.other | CLA | es_ES |
dc.subject.other | Circuitos digitales | es_ES |
dc.subject.other | Señal de reloj | es_ES |
dc.subject.other | DML | es_ES |
dc.subject.other | DMPL | es_ES |
dc.title | Sumador Carry Look-Ahead basado Dual Mode Pass Logic | es_ES |
dc.type | bachelorThesis | es_ES |
Aparece en las colecciones: | Tesis - Ingeniería Eléctrica y Electrónica |
Fichero | Descripción | Tamaño | Formato | |
---|---|---|---|---|
204095.pdf | Texto completo | 784.85 kB | Adobe PDF | Visualizar/Abrir |
Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons