Por favor, use este identificador para citar o enlazar este ítem: http://repositorio.usfq.edu.ec/handle/23000/11501
Tipo de material: bachelorThesis
Título : Sumador Carry Look-Ahead basado Dual Mode Pass Logic
Autor : Mosquera Montero, Cristhopher Rafael
Director de Tesis : Taco Lasso, Edison Ramiro, director
Prócel Moya, Luis Miguel, director
Descriptores : Electrónica - Investigaciones - Tesis y disertaciones académicas;Electrónica digital
Fecha de publicación : 2021
Editorial : Quito
Citación : Tesis (Ingeniero Electrónico), Universidad San Francisco de Quito, Colegio de Ciencias e Ingenierías ; Quito, Ecuador, 2021
Páginas : 28 h.
Acceso: openAccess
CC0 1.0 Universal
Resumen : En el presente trabajo se diseñan tres sumadores Carry Look Ahead de 32 bit en el nodo tecnológico de 65 𝑛𝑚 con la librería de TSMC. Se realizan un sumador CMOS, un Dual Mode Logic y una combinación entre Dual Mode Logic y Dual Mode Pass Logic (DMPL). Las dos últimas son familias que admiten dos modos de operación. Un modo de operación dinámico, que dirigido por una señal de reloj logra un menor tiempo de retardo que CMOS y otro modo estático, que tiene menor consumo energético que CMOS...
Descripción : In this work, three 32-bit Carry Look Ahead adders are designed in the 65 nm technology node with the TSMC library. A CMOS adder, a Dual Mode Logic and a combination between Dual Mode Logic and Dual Mode Pass Logic (DMPL) are realized. The last two are families that support two modes of operation. A dynamic operation mode, which is driven by a clock signal, achieves a shorter delay time than CMOS and another static mode, which has lower power consumption than CMOS...
URI : http://repositorio.usfq.edu.ec/handle/23000/11501
Aparece en las colecciones: Tesis - Ingeniería Eléctrica y Electrónica

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
204095.pdfTexto completo784.85 kBAdobe PDFVista previa
Visualizar/Abrir


Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons