http://repositorio.usfq.edu.ec/handle/23000/11025| Tipo de material: | bachelorThesis | 
| Título : | Power and area improvements on an integrated circuit by using internal counters on the finite state machine of a reduced MD5 Encryption Chip | 
| Autor : | Jiménez Villalba, Juan José | 
| Director de Tesis : | Prócel, Luis Miguel, director | 
| Descriptores : | Circuitos integrados -- Diseño y construcción -- Tesis y disertaciones académicas;Ingeniería;Algoritmos | 
| Fecha de publicación : | 2019 | 
| Editorial : | Quito | 
| Citación : | Tesis (Ingeniero Electrónico), Universidad San Francisco de Quito, Colegio de Ciencias e Ingeniería ; Quito, Ecuador, 2019 | 
| Páginas : | 14 h. | 
| Acceso: | openAccess CC0 1.0 Universal | 
| Resumen : | Debido al crecimiento en la utilización en circuitos integrados como aceleradores de hardware y la importancia de la encriptación de la información, se ha decidido unirlos en el diseño de un chip que realiza una versión reducida del algoritmo de reducción criptográfica MD5... | 
| Descripción : | Due to the constant growth of integrated circuits as hardware accelerators and the importance of data encryption, we decided to join them on the design of a chip that performs a reduction of the MD5 Message Digest Algorithm... | 
| URI : | http://repositorio.usfq.edu.ec/handle/23000/11025 | 
| Aparece en las colecciones: | Tesis - Ingeniería Eléctrica y Electrónica | 
| Fichero | Descripción | Tamaño | Formato | |
|---|---|---|---|---|
| 143294.pdf | Texto completo | 3.38 MB | Adobe PDF |  Visualizar/Abrir | 
Este ítem está sujeto a una licencia Creative Commons  Licencia Creative Commons 
     
    

